常用逻辑电平有哪些 (逻辑电平接口设计规范)
肯定电平与逻辑电平的差异
逻辑电平的一些概念
要了解逻辑电平的内容,首要要知道以下几个概念的意义:
1:输入高电平(Vih): 确保逻辑门的输入为高电平时所答应的最小输入高电平,当输入电平高于Vih时,则以为输入电平为高电平。
2:输入低电平(Vil):确保逻辑门的输入为低电平时所答应的巨大输入低电平,当输入电平低于Vil时,则以为输入电平为低电平。
3:输出高电平(Voh):确保逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都有必要大于此Voh。
4:输出低电平(Vol):确保逻辑门的输出为低电平时的输出电平的巨大值,逻辑门的输出为低电平时的电平值都有必要小于此Vol。
5:阀值电平(Vt): 数字电路芯片都存在一个阈值电平,便是电路刚刚牵强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,关于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要确保安稳的输出,则有必要要求输入高电平>Vih,输入低电平
Voh >Vih >Vt >Vil >Vol。
6:Ioh:逻辑门输出为高电平时的负载电流(为拉电流)。
7:Iol:逻辑门输出为低电平时的负载电流(为灌电流)。
8:Iih:逻辑门输入为高电平时的电流(为灌电流)。
9:Iil:逻辑门输入为低电平时的电流(为拉电流)。
门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种方式的门称为开路门。开路的TTL、CMOS、ECL门别离称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应检查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否适宜。关于集电极开路(OC)门,其上拉电阻阻值RL应满意下面条件:
(1): RL< (VCC-Voh)/(n*Ioh+m*Iih)
(2):RL >(VCC-Vol)/(Iol+m*Iil)
其间n:线与的开路门数;m:被驱动的输入端数。
常用的逻辑电平
·逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。
·其间TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。
·5V TTL和5V CMOS逻辑电平是通用的逻辑电平。
·3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。
·低电压的逻辑电平还有2.5V和1.8V两种。
·ECL/PECL和LVDS是差分输入输出。
·RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。
输出继电器与输出逻辑电平有什么差异吗?
输出继电器与输出逻辑电的差异:
1、输出继电器
继电器输出一般都是弱电操控的强电。这是电路操控中的说法。
在许多自动化设备中,电路终究都需要对一些履行部件(如电机、电磁铁)施行操控,电路对这些履行部件的操控可通过继电器、双向晶闸管、晶体管等开关器材进行,因而关于电路的输出端来说就有了与之对应的“继电器输出、双向晶闸管输出、晶体管输出”等类型。
2、逻辑电平
逻辑电平,表明数字电压的高、低电平一般称为逻辑电平。
KAV fashion studio Keren Offner
电路里的电平是什么? 怎样判别高,低电平?”?“电平”便是指电路中两点或几点在相同阻抗下电量的相对比值。这儿的电量天然指“电功率”、“电压”、“电流”并将倍数化为对数,用“分贝”表明,记作“dB”。别离记作:10lg(P2/P1)、20lg(U2/U1)、20lg(I2/I1)上式中P、U、I别离是电功率、电压、电流。